根據電磁干擾的來源和干擾方式及
數字式時間繼電器的工作特點,對
數字式時間繼電器提高抗干擾能力采用的措施主要從以下方面進行解決。
1、電源輸入端增加EMI濾波器
EMI濾波器是一種低通濾波器,由無源元件構成的多端口網絡。不只能衰減由傳導傳達干擾方式引起的干擾,同時也對輻射干擾方式的干擾有顯著的抑制作用。
2、數字電路抗干擾一般措施
①時鐘頻率應在工作允許的條件下選用最低的;
②必需對電源線,控制線去耦以防止外部干擾進入;
③每個集成電路的電源與地之間要加去耦電容。要求電容的高頻性能好;
④速度愉快的信號線上加去耦電容。
3、合理配線
①輸入電源線與地線應盡量短;
②板與板間的連線或接插件連線應盡量短。且線與線間分開;
③配線時,電源線與觸點引出線應分開;
④正、負電源線應互相絞合,以降低共模干擾。
4、采用新工藝
①采用貼裝技術采用外表貼裝裝封技術,可以顯著減少由于器件的引線較長而產生的雜散寄生電容、電感,簡化了屏蔽的設計,所以在很大水平上減少了電磁干擾和射頻干擾。
②采用多層線路板從2層印制電路板改為4層印制電路板,可大大改善發射和抗擾度性能。